一个从零开始写的极简、非常易懂的RISC-V处理器核。
Open source FPGA-based NIC and platform for in-network compute (source mirror)
用于时间敏感网络TSN(Time-Sensitive Network)的SoC设计
在FPGA上搭建Cortex-M3软核、图像协处理器,通过OV5640采集车牌图像,实现车牌的识别与结果显示。基于Altera DE1 FPGA,依据AHB-Lite总线,将LCD1602、RAM、图像协处理器等外设挂载至M3。视频采集端,设计读写FiFo、SDRAM读写、灰度处理、二值化、VGA显示等。最终将400位宽的结果(20张车牌)存储在RAM中,通过AHB总线由M3调用并显示识别结果。
This repo is based on AX7020 platform and PS side with PL test
GPGPU processor supporting RISCV-V extension, developed with Chisel HDL
小麻雀处理器SparrowRV采用RISC-V架构,支持RV32IMZicsr指令集,2级流水线,哈佛结构,配有中断系统。MCU级别的处理器,麻雀虽小,五脏俱全。