XhngGPU,一个基于 WDDM 框架的 GPU 项目,可在 Windows 10 系统中安装使用
一个从零开始写的极简、非常易懂的RISC-V处理器核。
基于FPGA的DDR1控制器,为低端FPGA嵌入式系统提供廉价、大容量的存储。
玉衡是一款从零开始写的 RISC-V 内核的处理器,基于 Verilog 硬件设计语言实现,五级流水线设计,支持 RV32IM 指令集,支持中断,支持 RT-Thread Nano 3.1.5
基于FPGA的FOC控制器,用于驱动BLDC/PMSM电机。
Open lab for Synopsys ICC2 block level implementation : from floorplan to chipfinish
一个基于 RISC-V 指令集的 CPU 实现(成功移植到野火征途 PRO 开发板),以及从零开始写一个基于 RISC-V 的 RT-Thread~
本项目将提供一个超声波雷达设计,该雷达不同于市面只能依靠脉冲测距的模块,其将以软件定义的方式给用户提供完整雷达原理验证平台。按照计划,本雷达使用ZYNQ为核心,使用AD7606采样(200KHz),使用市面常见超声波探头(40KHz),配合廉价运放提供一个8发8收的超声波雷达原型机。后续可能会根据情况提供一部分FMCW/脉冲/相控阵/DBF等雷达相关示例程序