一个基于 RISC-V 指令集的 CPU 实现(成功移植到野火征途 PRO 开发板),以及从零开始写一个基于 RISC-V 的 RT-Thread~
一个从零开始写的极简、非常易懂的RISC-V处理器核。
基于SPI的FPGA与MCU简易通讯,以EP4CE15与STM32F407为例
iFlow用于支持数字芯片后端自动化设计流程,支持skywater130工艺,openroad和iEDA工具。
Open lab for Synopsys ICC2 block level implementation : from floorplan to chipfinish