一个基于 RISC-V 指令集的 CPU 实现(成功移植到野火征途 PRO 开发板),以及从零开始写一个基于 RISC-V 的 RT-Thread~
适用于芯片前端设计与验证工作,融合多种功能的project公共环境
使用LTspice设计仿真电路,使用AD进行电路和PCB的绘制,在Quratus II平台使用Verilog语言编写下位机程序,进行16通道同步采集,使用的接口有SPI,RS485,UDP等,下位机接收上位机指令可以改变滤波范围(0-10kHz、0-15kHz、0-20kHz),动态增益(0-40dB)和启停采集,测试达到设计要求。
一个简单的mips cpu的设计,已通过fpga的验证
Zynq7010 FPGA eink controller
一个从零开始写的极简、非常易懂的RISC-V处理器核。
chiplab项目致力于构建基于LoongArch32 Reduced的soc敏捷开发平台